logo
Отправить сообщение
продукты
products details
Домой > продукты >
Интегральные схемаы процессоров цифрового сигнала электронные

Интегральные схемаы процессоров цифрового сигнала электронные

MOQ: 1шт
цена: Подлежит обсуждению
standard packaging: 360pcs/box
Delivery period: 2-4days
payment method: T / T, Western Union
Supply Capacity: 7200ПКС+2ДАИС
Подробная информация
Место происхождения
ПХЛ
Фирменное наименование
TI
Сертификация
ROHS
Номер модели
TMS320LF2406APZA
Пакет/случай:
ЛКФП-100
Продукт:
ДСКс
Максимальная тактовая частота:
40 МХз
Работая подача напряжения:
3,3 В, 5 В
Ширина шины данных:
бит 16
Тип продукта:
ДСП - Процессоры & регуляторы цифрового сигнала
Выделить:

управление ик силы

,

компоненты интегральной схемаы

Product Description

Процессоры цифрового сигнала & регуляторы - фиксированное DSP DSC шестнадцатиразрядное - Pt DSP с вспышкой

 

Высокопроизводительная статическая технология CMOS
время цикла инструкции ns − 25 (40 MHz)
Представление − 40-MIPS
Дизайн 3.3-V − маломощный
? Основанный на ядре C.P.U. TMS320C2xx DSP
− Код-совместимое с F243/F241/C242
Набор инструкций и модуль − совместимые
С F240
? Варианты внезапных (ЕСЛИ) и ROM (LC) прибора
− LF240xA: LF2407A, LF2406A,
LF2403A, LF2402A
− LC240xA: LC2406A, LC2404A,
LC2403A, LC2402A
? Память На-обломока
− до 32K формулирует x 16 битов вспышки
EEPROM (4 участка) или ROM
Особенность «Код-безопасностью» − Programmable
для На-обломока Flash/ROM
− до 2.5K формулирует x 16 битов
RAM данных/программы
слова − 544 RAM Двойн-доступа
− до слов 2K RAM Одно-доступа
? ROM ботинка (приборы LF240xA)
Bootloader − SCI/SPI
? До 2 модуля Событи-менеджера (EV)
(ЕВА и EVB), каждое включает:
Таймеры − 2 шестнадцатиразрядные общецелевые
Модуляция ширины импульсов − 8 шестнадцатиразрядная
Каналы (PWM) которые позволяют:
Управление инвертора − трехфазное
Центр − или Кра-выравнивание PWM
Каналы
Выключение канала − аварийное PWM
С внешним Pin PDPINTx
− Programmable Deadband (Deadtime)
Предотвращает Всход-через недостатки
Блоки захвата − 3 для Врем-штемпелевать
внешних событий
Квалификатор входного сигнала − для штырей Select
Интерфейс кодировщика положения На-обломока −
Сети
− синхронизированное -к-D преобразованию
− конструировало для индукции AC, BLDC,
Переключенное нежелание, и Stepper мотор
Контроль
− применимое для множественного мотора и/или
Управление конвертера
? Внешний интерфейс памяти (LF2407A)
− 192K формулирует x 16 битов полной памяти:
64K программа, 64K данные, I/O 64K
? Модуль таймера сторожевого пса (WD)
? аналого-цифровой преобразователь 10-Bit (ADC)
каналы входного сигнала − 8 или 16 переданные по мультиплексу
время преобразования ns − 500 МИНИМАЛЬНОЕ
Программные механизмы близнеца 8-State − дискретные
Вызванный 2 менеджерами события
? Модуль 2.0B сети зоны регулятора (КОНСЕРВНОЙ БАНКИ)
(LF2407A, 2406A, 2403A)
? Интерфейс серийных связей (SCI)
? шестнадцатиразрядный серийный периферийный интерфейс (SPI)
(LF2407A, 2406A, LC2404A, 2403A)
? Часы Участк-Запертый-петли (PLL) основанные на
Поколение
? До 40 индивидуально Programmable,
Переданный по мультиплексу общецелевой вход-выход
Штыри (GPIO)
? До 5 внешних прерываний (привод силы
Защита, возврат, 2 прерывания Maskable)
? Управление силы:
Режимы силы-Вниз − 3
Способность − привести вниз каждое в действие периферийное
Независимо
? JTAG-уступчивое основанное на Развертк в реальном времени
Эмулирование, † стандарта 1149,1 IEEE (JTAG)
? Средства разработки программного обеспечения включают:
C-компилятор ANSI Texas Instruments − (TI),
Сборщик/линкер, и композитор кода
Отладчик  студии
Модули оценки −
Само-эмулирование − основанное на Развертк ( XDS510)
Управление мотора цифров третьей стороны − широкое
Поддержка
? Варианты пакета
− 144-Pin LQFP PGE (LF2407A)
− 100-Pin LQFP PZ (2406A, LC2404A)
− 64-Pin TQFP PAG (LF2403A, LC2403A,
LC2402A)
СТРАНИЦА − 64-Pin QFP (2402A)
? Выдвинутые варианты температуры (a и s)
− a: − 40°C к 85°C
− s: − 40°C к 125°C

 

Q1. Что ваши термины паковать?

: Вообще, мы пакуем наши товары в нейтральных белых коробках и коричневых коробках. Если вы законно регистрировали патент, то мы можем упаковать товары в ваших заклеймленных коробках после получать ваши письма утверждения.

 

Q2. Что ваше MOQ?

: Мы обеспечиваем вам небольшое MOQ для каждого деталя, его зависим ваш специфический заказ!

 

Q3. Вы испытываете или проверяете все ваши товары перед доставкой?

: Да, мы имеем тест 100% и проверяем все товары перед доставкой.

 

Q4: Как вы делаете наше дело долгосрочное и хорошее отношение?

Мы держим хорошее качество и конкурентоспособная цена для обеспечения наших клиентов помогает;

Мы уважаем каждого клиента по мере того как наши друг и мы задушевно сделать дело и сделать друзей с ними, им нет что-то которое можно заменить.

 

Q5: Как связаться мы?
: Отправьте ваши детали во внизу, щелчок дознания «отправьте " теперь!!!

 

Интегральные схемаы процессоров цифрового сигнала электронные 0

Recommended Products
Свяжитесь сейчас
продукты
products details
Интегральные схемаы процессоров цифрового сигнала электронные
MOQ: 1шт
цена: Подлежит обсуждению
standard packaging: 360pcs/box
Delivery period: 2-4days
payment method: T / T, Western Union
Supply Capacity: 7200ПКС+2ДАИС
Подробная информация
Место происхождения
ПХЛ
Фирменное наименование
TI
Сертификация
ROHS
Номер модели
TMS320LF2406APZA
Пакет/случай:
ЛКФП-100
Продукт:
ДСКс
Максимальная тактовая частота:
40 МХз
Работая подача напряжения:
3,3 В, 5 В
Ширина шины данных:
бит 16
Тип продукта:
ДСП - Процессоры & регуляторы цифрового сигнала
Количество мин заказа:
1шт
Цена:
Подлежит обсуждению
Упаковывая детали:
360pcs/box
Время доставки:
2-4days
Условия оплаты:
T / T, Western Union
Поставка способности:
7200ПКС+2ДАИС
Выделить

управление ик силы

,

компоненты интегральной схемаы

Product Description

Процессоры цифрового сигнала & регуляторы - фиксированное DSP DSC шестнадцатиразрядное - Pt DSP с вспышкой

 

Высокопроизводительная статическая технология CMOS
время цикла инструкции ns − 25 (40 MHz)
Представление − 40-MIPS
Дизайн 3.3-V − маломощный
? Основанный на ядре C.P.U. TMS320C2xx DSP
− Код-совместимое с F243/F241/C242
Набор инструкций и модуль − совместимые
С F240
? Варианты внезапных (ЕСЛИ) и ROM (LC) прибора
− LF240xA: LF2407A, LF2406A,
LF2403A, LF2402A
− LC240xA: LC2406A, LC2404A,
LC2403A, LC2402A
? Память На-обломока
− до 32K формулирует x 16 битов вспышки
EEPROM (4 участка) или ROM
Особенность «Код-безопасностью» − Programmable
для На-обломока Flash/ROM
− до 2.5K формулирует x 16 битов
RAM данных/программы
слова − 544 RAM Двойн-доступа
− до слов 2K RAM Одно-доступа
? ROM ботинка (приборы LF240xA)
Bootloader − SCI/SPI
? До 2 модуля Событи-менеджера (EV)
(ЕВА и EVB), каждое включает:
Таймеры − 2 шестнадцатиразрядные общецелевые
Модуляция ширины импульсов − 8 шестнадцатиразрядная
Каналы (PWM) которые позволяют:
Управление инвертора − трехфазное
Центр − или Кра-выравнивание PWM
Каналы
Выключение канала − аварийное PWM
С внешним Pin PDPINTx
− Programmable Deadband (Deadtime)
Предотвращает Всход-через недостатки
Блоки захвата − 3 для Врем-штемпелевать
внешних событий
Квалификатор входного сигнала − для штырей Select
Интерфейс кодировщика положения На-обломока −
Сети
− синхронизированное -к-D преобразованию
− конструировало для индукции AC, BLDC,
Переключенное нежелание, и Stepper мотор
Контроль
− применимое для множественного мотора и/или
Управление конвертера
? Внешний интерфейс памяти (LF2407A)
− 192K формулирует x 16 битов полной памяти:
64K программа, 64K данные, I/O 64K
? Модуль таймера сторожевого пса (WD)
? аналого-цифровой преобразователь 10-Bit (ADC)
каналы входного сигнала − 8 или 16 переданные по мультиплексу
время преобразования ns − 500 МИНИМАЛЬНОЕ
Программные механизмы близнеца 8-State − дискретные
Вызванный 2 менеджерами события
? Модуль 2.0B сети зоны регулятора (КОНСЕРВНОЙ БАНКИ)
(LF2407A, 2406A, 2403A)
? Интерфейс серийных связей (SCI)
? шестнадцатиразрядный серийный периферийный интерфейс (SPI)
(LF2407A, 2406A, LC2404A, 2403A)
? Часы Участк-Запертый-петли (PLL) основанные на
Поколение
? До 40 индивидуально Programmable,
Переданный по мультиплексу общецелевой вход-выход
Штыри (GPIO)
? До 5 внешних прерываний (привод силы
Защита, возврат, 2 прерывания Maskable)
? Управление силы:
Режимы силы-Вниз − 3
Способность − привести вниз каждое в действие периферийное
Независимо
? JTAG-уступчивое основанное на Развертк в реальном времени
Эмулирование, † стандарта 1149,1 IEEE (JTAG)
? Средства разработки программного обеспечения включают:
C-компилятор ANSI Texas Instruments − (TI),
Сборщик/линкер, и композитор кода
Отладчик  студии
Модули оценки −
Само-эмулирование − основанное на Развертк ( XDS510)
Управление мотора цифров третьей стороны − широкое
Поддержка
? Варианты пакета
− 144-Pin LQFP PGE (LF2407A)
− 100-Pin LQFP PZ (2406A, LC2404A)
− 64-Pin TQFP PAG (LF2403A, LC2403A,
LC2402A)
СТРАНИЦА − 64-Pin QFP (2402A)
? Выдвинутые варианты температуры (a и s)
− a: − 40°C к 85°C
− s: − 40°C к 125°C

 

Q1. Что ваши термины паковать?

: Вообще, мы пакуем наши товары в нейтральных белых коробках и коричневых коробках. Если вы законно регистрировали патент, то мы можем упаковать товары в ваших заклеймленных коробках после получать ваши письма утверждения.

 

Q2. Что ваше MOQ?

: Мы обеспечиваем вам небольшое MOQ для каждого деталя, его зависим ваш специфический заказ!

 

Q3. Вы испытываете или проверяете все ваши товары перед доставкой?

: Да, мы имеем тест 100% и проверяем все товары перед доставкой.

 

Q4: Как вы делаете наше дело долгосрочное и хорошее отношение?

Мы держим хорошее качество и конкурентоспособная цена для обеспечения наших клиентов помогает;

Мы уважаем каждого клиента по мере того как наши друг и мы задушевно сделать дело и сделать друзей с ними, им нет что-то которое можно заменить.

 

Q5: Как связаться мы?
: Отправьте ваши детали во внизу, щелчок дознания «отправьте " теперь!!!

 

Интегральные схемаы процессоров цифрового сигнала электронные 0

Карта сайта |  Политика конфиденциальности | Китай хорошо. Качество электронные интегральные схемаы Доставщик. 2019-2025 Shenzhen Hongxinwei Technology Co., Ltd Все. Все права защищены.